MWC 2026 现场热度持续攀升,围绕 AI 的技术路线、产业化速度与生态协作成为多场论坛与展台展示的重点。现场观点认为,AI 的规模化不仅取决于边缘与云端应用扩展,更离不开底层基础设施的演进。联发科在本届展会上展示了面向数据中心的次世代技术方案,强调其在 AI 基础设施侧的推进成果,并以此延展“端到云”的整体布局,向产业释放更完整的技术信号。

在AI时代,芯片、机柜、数据中心的互连与能效将成为AI规模化部署的决定性变量,大模型训练和推理一旦上量,最关键的就是带宽、时延和功耗,这是产业界所面临的共同瓶颈。联发科在MWC 2026上推出了为die-to-die 数据互连所设计的UCIe-Advanced IP,全球率先完成台积电2nm和3nm先进制程的硅验证(Silicon-validated),支持先进封装方法如硅中阶层(Silicon interposer)与硅桥(Silicon bridge),具备超低位元错误率(Bit error rate)、超低电力消耗与可达裸晶边缘10 Tbps/mm的高带宽密度。简单来说就是让互连带宽更宽,更省电、更可靠。

联发科还展出了共封装光学(CPO)解决方案,克服传统铜线互连的局限,为高达400Gbps/fiber带宽速率提供新途径,同时能显著提升能源效率与系统整合度,这个方案整合电学、光学、热学、力学设计,并获得供应链生态的大力支持,直指更高带宽、更长距离互连需求,目的就是把数据中心的能效与总体拥有成本效益拉上去。联发科这一系列的技术创新,聚焦机柜层级的每瓦词元数(Token)与Token单位成本,让数据中心的单位成本收益最大化。

长期来看,在数据中心领域的投入和创新,有望进一步抬升联发科的营收规模。消息称,联发科预计2026年来自数据中心ASIC的营收突破10亿美元,并于2027年达到数十亿美元规模。同时,联发科正在加速在数据中心关键领域的投资,并整合内部研发资源及增加对外招募,建设数据中心AI系统架构、推进关键芯片IP开发和先进技术创新。联发科更持续投资高速400G SerDes、共封装光学元件(CPO)、3.5D封装、定制化高频内存(Custom HBM),以及集成式电压调节模块(IVR),以满足数据中心不断演进的技术需求。
从增长逻辑来看,数据中心具备长期商业潜力,AI 应用扩张也在推高对算力与专用芯片的需求。伴随数据中心 ASIC 业务逐步进入规模化阶段,联发科在基础设施层的实力有望进一步上行。与此同时,智能终端平台的稳健出货、车用电子与运算方案的新增长点,也在强化其收入结构的抗波动能力。随着 AI 竞争进入“正赛”阶段,率先完成端—云协同布局的厂商,将更有机会把握产业窗口。